| /* Generated automatically by gengenrtl from rtl.def. */ |
| |
| #ifndef GCC_GENRTL_H |
| #define GCC_GENRTL_H |
| |
| #include "statistics.h" |
| |
| extern rtx gen_rtx_fmt_0_stat (RTX_CODE, enum machine_mode mode MEM_STAT_DECL); |
| #define gen_rtx_fmt_0(c, m)\ |
| gen_rtx_fmt_0_stat (c, m MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_ee_stat (RTX_CODE, enum machine_mode mode, |
| rtx arg0, rtx arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_ee(c, m, p0, p1)\ |
| gen_rtx_fmt_ee_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_ue_stat (RTX_CODE, enum machine_mode mode, |
| rtx arg0, rtx arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_ue(c, m, p0, p1)\ |
| gen_rtx_fmt_ue_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_E_stat (RTX_CODE, enum machine_mode mode, |
| rtvec arg0 MEM_STAT_DECL); |
| #define gen_rtx_fmt_E(c, m, p0)\ |
| gen_rtx_fmt_E_stat (c, m, p0 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_e_stat (RTX_CODE, enum machine_mode mode, |
| rtx arg0 MEM_STAT_DECL); |
| #define gen_rtx_fmt_e(c, m, p0)\ |
| gen_rtx_fmt_e_stat (c, m, p0 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_iuuBieie_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, rtx arg1, rtx arg2, |
| struct basic_block_def *arg3, |
| int arg4, rtx arg5, int arg6, |
| rtx arg7 MEM_STAT_DECL); |
| #define gen_rtx_fmt_iuuBieie(c, m, p0, p1, p2, p3, p4, p5, p6, p7)\ |
| gen_rtx_fmt_iuuBieie_stat (c, m, p0, p1, p2, p3, p4, p5, p6, p7 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_iuuBieie0_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, rtx arg1, rtx arg2, |
| struct basic_block_def *arg3, |
| int arg4, rtx arg5, int arg6, |
| rtx arg7 MEM_STAT_DECL); |
| #define gen_rtx_fmt_iuuBieie0(c, m, p0, p1, p2, p3, p4, p5, p6, p7)\ |
| gen_rtx_fmt_iuuBieie0_stat (c, m, p0, p1, p2, p3, p4, p5, p6, p7 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_iuuBieiee_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, rtx arg1, rtx arg2, |
| struct basic_block_def *arg3, |
| int arg4, rtx arg5, int arg6, |
| rtx arg7, rtx arg8 MEM_STAT_DECL); |
| #define gen_rtx_fmt_iuuBieiee(c, m, p0, p1, p2, p3, p4, p5, p6, p7, p8)\ |
| gen_rtx_fmt_iuuBieiee_stat (c, m, p0, p1, p2, p3, p4, p5, p6, p7, p8 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_iuu00000_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, rtx arg1, rtx arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_iuu00000(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_iuu00000_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_iuuB00is_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, rtx arg1, rtx arg2, |
| struct basic_block_def *arg3, |
| int arg4, const char *arg5 MEM_STAT_DECL); |
| #define gen_rtx_fmt_iuuB00is(c, m, p0, p1, p2, p3, p4, p5)\ |
| gen_rtx_fmt_iuuB00is_stat (c, m, p0, p1, p2, p3, p4, p5 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_si_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0, int arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_si(c, m, p0, p1)\ |
| gen_rtx_fmt_si_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_ssiEEEi_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0, const char *arg1, |
| int arg2, rtvec arg3, rtvec arg4, |
| rtvec arg5, int arg6 MEM_STAT_DECL); |
| #define gen_rtx_fmt_ssiEEEi(c, m, p0, p1, p2, p3, p4, p5, p6)\ |
| gen_rtx_fmt_ssiEEEi_stat (c, m, p0, p1, p2, p3, p4, p5, p6 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_Ei_stat (RTX_CODE, enum machine_mode mode, |
| rtvec arg0, int arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_Ei(c, m, p0, p1)\ |
| gen_rtx_fmt_Ei_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_eEee0_stat (RTX_CODE, enum machine_mode mode, |
| rtx arg0, rtvec arg1, rtx arg2, |
| rtx arg3 MEM_STAT_DECL); |
| #define gen_rtx_fmt_eEee0(c, m, p0, p1, p2, p3)\ |
| gen_rtx_fmt_eEee0_stat (c, m, p0, p1, p2, p3 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_eee_stat (RTX_CODE, enum machine_mode mode, |
| rtx arg0, rtx arg1, rtx arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_eee(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_eee_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt__stat (RTX_CODE, enum machine_mode mode MEM_STAT_DECL); |
| #define gen_rtx_fmt_(c, m)\ |
| gen_rtx_fmt__stat (c, m MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_w_stat (RTX_CODE, enum machine_mode mode, |
| HOST_WIDE_INT arg0 MEM_STAT_DECL); |
| #define gen_rtx_fmt_w(c, m, p0)\ |
| gen_rtx_fmt_w_stat (c, m, p0 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_www_stat (RTX_CODE, enum machine_mode mode, |
| HOST_WIDE_INT arg0, |
| HOST_WIDE_INT arg1, |
| HOST_WIDE_INT arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_www(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_www_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_s_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0 MEM_STAT_DECL); |
| #define gen_rtx_fmt_s(c, m, p0)\ |
| gen_rtx_fmt_s_stat (c, m, p0 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_i00_stat (RTX_CODE, enum machine_mode mode, |
| int arg0 MEM_STAT_DECL); |
| #define gen_rtx_fmt_i00(c, m, p0)\ |
| gen_rtx_fmt_i00_stat (c, m, p0 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_ei_stat (RTX_CODE, enum machine_mode mode, |
| rtx arg0, int arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_ei(c, m, p0, p1)\ |
| gen_rtx_fmt_ei_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_e0_stat (RTX_CODE, enum machine_mode mode, |
| rtx arg0 MEM_STAT_DECL); |
| #define gen_rtx_fmt_e0(c, m, p0)\ |
| gen_rtx_fmt_e0_stat (c, m, p0 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_u_stat (RTX_CODE, enum machine_mode mode, |
| rtx arg0 MEM_STAT_DECL); |
| #define gen_rtx_fmt_u(c, m, p0)\ |
| gen_rtx_fmt_u_stat (c, m, p0 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_s00_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0 MEM_STAT_DECL); |
| #define gen_rtx_fmt_s00(c, m, p0)\ |
| gen_rtx_fmt_s00_stat (c, m, p0 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_tei_stat (RTX_CODE, enum machine_mode mode, |
| union tree_node *arg0, rtx arg1, |
| int arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_tei(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_tei_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_iss_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, const char *arg1, |
| const char *arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_iss(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_iss_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_is_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, const char *arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_is(c, m, p0, p1)\ |
| gen_rtx_fmt_is_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_isE_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, const char *arg1, |
| rtvec arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_isE(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_isE_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_i_stat (RTX_CODE, enum machine_mode mode, |
| int arg0 MEM_STAT_DECL); |
| #define gen_rtx_fmt_i(c, m, p0)\ |
| gen_rtx_fmt_i_stat (c, m, p0 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_iE_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, rtvec arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_iE(c, m, p0, p1)\ |
| gen_rtx_fmt_iE_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_ss_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0, const char *arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_ss(c, m, p0, p1)\ |
| gen_rtx_fmt_ss_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_sEss_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0, rtvec arg1, |
| const char *arg2, const char *arg3 MEM_STAT_DECL); |
| #define gen_rtx_fmt_sEss(c, m, p0, p1, p2, p3)\ |
| gen_rtx_fmt_sEss_stat (c, m, p0, p1, p2, p3 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_eE_stat (RTX_CODE, enum machine_mode mode, |
| rtx arg0, rtvec arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_eE(c, m, p0, p1)\ |
| gen_rtx_fmt_eE_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_Ess_stat (RTX_CODE, enum machine_mode mode, |
| rtvec arg0, const char *arg1, |
| const char *arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_Ess(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_Ess_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_ses_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0, rtx arg1, |
| const char *arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_ses(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_ses_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_sss_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0, const char *arg1, |
| const char *arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_sss(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_sss_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_sse_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0, const char *arg1, |
| rtx arg2 MEM_STAT_DECL); |
| #define gen_rtx_fmt_sse(c, m, p0, p1, p2)\ |
| gen_rtx_fmt_sse_stat (c, m, p0, p1, p2 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_sies_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0, int arg1, |
| rtx arg2, const char *arg3 MEM_STAT_DECL); |
| #define gen_rtx_fmt_sies(c, m, p0, p1, p2, p3)\ |
| gen_rtx_fmt_sies_stat (c, m, p0, p1, p2, p3 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_sE_stat (RTX_CODE, enum machine_mode mode, |
| const char *arg0, rtvec arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_sE(c, m, p0, p1)\ |
| gen_rtx_fmt_sE_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_ii_stat (RTX_CODE, enum machine_mode mode, |
| int arg0, int arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_ii(c, m, p0, p1)\ |
| gen_rtx_fmt_ii_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| extern rtx gen_rtx_fmt_Ee_stat (RTX_CODE, enum machine_mode mode, |
| rtvec arg0, rtx arg1 MEM_STAT_DECL); |
| #define gen_rtx_fmt_Ee(c, m, p0, p1)\ |
| gen_rtx_fmt_Ee_stat (c, m, p0, p1 MEM_STAT_INFO) |
| |
| |
| #define gen_rtx_VALUE(MODE) \ |
| gen_rtx_fmt_0 (VALUE, (MODE)) |
| #define gen_rtx_DEBUG_EXPR(MODE) \ |
| gen_rtx_fmt_0 (DEBUG_EXPR, (MODE)) |
| #define gen_rtx_EXPR_LIST(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (EXPR_LIST, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_INSN_LIST(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ue (INSN_LIST, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SEQUENCE(MODE, ARG0) \ |
| gen_rtx_fmt_E (SEQUENCE, (MODE), (ARG0)) |
| #define gen_rtx_ADDRESS(MODE, ARG0) \ |
| gen_rtx_fmt_e (ADDRESS, (MODE), (ARG0)) |
| #define gen_rtx_DEBUG_INSN(MODE, ARG0, ARG1, ARG2, ARG3, ARG4, ARG5, ARG6, ARG7) \ |
| gen_rtx_fmt_iuuBieie (DEBUG_INSN, (MODE), (ARG0), (ARG1), (ARG2), (ARG3), (ARG4), (ARG5), (ARG6), (ARG7)) |
| #define gen_rtx_INSN(MODE, ARG0, ARG1, ARG2, ARG3, ARG4, ARG5, ARG6, ARG7) \ |
| gen_rtx_fmt_iuuBieie (INSN, (MODE), (ARG0), (ARG1), (ARG2), (ARG3), (ARG4), (ARG5), (ARG6), (ARG7)) |
| #define gen_rtx_JUMP_INSN(MODE, ARG0, ARG1, ARG2, ARG3, ARG4, ARG5, ARG6, ARG7) \ |
| gen_rtx_fmt_iuuBieie0 (JUMP_INSN, (MODE), (ARG0), (ARG1), (ARG2), (ARG3), (ARG4), (ARG5), (ARG6), (ARG7)) |
| #define gen_rtx_CALL_INSN(MODE, ARG0, ARG1, ARG2, ARG3, ARG4, ARG5, ARG6, ARG7, ARG8) \ |
| gen_rtx_fmt_iuuBieiee (CALL_INSN, (MODE), (ARG0), (ARG1), (ARG2), (ARG3), (ARG4), (ARG5), (ARG6), (ARG7), (ARG8)) |
| #define gen_rtx_BARRIER(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_iuu00000 (BARRIER, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_CODE_LABEL(MODE, ARG0, ARG1, ARG2, ARG3, ARG4, ARG5) \ |
| gen_rtx_fmt_iuuB00is (CODE_LABEL, (MODE), (ARG0), (ARG1), (ARG2), (ARG3), (ARG4), (ARG5)) |
| #define gen_rtx_COND_EXEC(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (COND_EXEC, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_PARALLEL(MODE, ARG0) \ |
| gen_rtx_fmt_E (PARALLEL, (MODE), (ARG0)) |
| #define gen_rtx_ASM_INPUT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_si (ASM_INPUT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_ASM_OPERANDS(MODE, ARG0, ARG1, ARG2, ARG3, ARG4, ARG5, ARG6) \ |
| gen_rtx_fmt_ssiEEEi (ASM_OPERANDS, (MODE), (ARG0), (ARG1), (ARG2), (ARG3), (ARG4), (ARG5), (ARG6)) |
| #define gen_rtx_UNSPEC(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_Ei (UNSPEC, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UNSPEC_VOLATILE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_Ei (UNSPEC_VOLATILE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_ADDR_VEC(MODE, ARG0) \ |
| gen_rtx_fmt_E (ADDR_VEC, (MODE), (ARG0)) |
| #define gen_rtx_ADDR_DIFF_VEC(MODE, ARG0, ARG1, ARG2, ARG3) \ |
| gen_rtx_fmt_eEee0 (ADDR_DIFF_VEC, (MODE), (ARG0), (ARG1), (ARG2), (ARG3)) |
| #define gen_rtx_PREFETCH(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_eee (PREFETCH, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_SET(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (SET, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_USE(MODE, ARG0) \ |
| gen_rtx_fmt_e (USE, (MODE), (ARG0)) |
| #define gen_rtx_CLOBBER(MODE, ARG0) \ |
| gen_rtx_fmt_e (CLOBBER, (MODE), (ARG0)) |
| #define gen_rtx_CALL(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (CALL, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_RETURN(MODE) \ |
| gen_rtx_fmt_ (RETURN, (MODE)) |
| #define gen_rtx_EH_RETURN(MODE) \ |
| gen_rtx_fmt_ (EH_RETURN, (MODE)) |
| #define gen_rtx_TRAP_IF(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (TRAP_IF, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_raw_CONST_INT(MODE, ARG0) \ |
| gen_rtx_fmt_w (CONST_INT, (MODE), (ARG0)) |
| #define gen_rtx_raw_CONST_VECTOR(MODE, ARG0) \ |
| gen_rtx_fmt_E (CONST_VECTOR, (MODE), (ARG0)) |
| #define gen_rtx_CONST_STRING(MODE, ARG0) \ |
| gen_rtx_fmt_s (CONST_STRING, (MODE), (ARG0)) |
| #define gen_rtx_CONST(MODE, ARG0) \ |
| gen_rtx_fmt_e (CONST, (MODE), (ARG0)) |
| #define gen_rtx_PC(MODE) \ |
| gen_rtx_fmt_ (PC, (MODE)) |
| #define gen_rtx_raw_REG(MODE, ARG0) \ |
| gen_rtx_fmt_i00 (REG, (MODE), (ARG0)) |
| #define gen_rtx_SCRATCH(MODE) \ |
| gen_rtx_fmt_0 (SCRATCH, (MODE)) |
| #define gen_rtx_raw_SUBREG(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ei (SUBREG, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_STRICT_LOW_PART(MODE, ARG0) \ |
| gen_rtx_fmt_e (STRICT_LOW_PART, (MODE), (ARG0)) |
| #define gen_rtx_CONCAT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (CONCAT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_CONCATN(MODE, ARG0) \ |
| gen_rtx_fmt_E (CONCATN, (MODE), (ARG0)) |
| #define gen_rtx_raw_MEM(MODE, ARG0) \ |
| gen_rtx_fmt_e0 (MEM, (MODE), (ARG0)) |
| #define gen_rtx_LABEL_REF(MODE, ARG0) \ |
| gen_rtx_fmt_u (LABEL_REF, (MODE), (ARG0)) |
| #define gen_rtx_SYMBOL_REF(MODE, ARG0) \ |
| gen_rtx_fmt_s00 (SYMBOL_REF, (MODE), (ARG0)) |
| #define gen_rtx_CC0(MODE) \ |
| gen_rtx_fmt_ (CC0, (MODE)) |
| #define gen_rtx_IF_THEN_ELSE(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_eee (IF_THEN_ELSE, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_COMPARE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (COMPARE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_PLUS(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (PLUS, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_MINUS(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (MINUS, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_NEG(MODE, ARG0) \ |
| gen_rtx_fmt_e (NEG, (MODE), (ARG0)) |
| #define gen_rtx_MULT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (MULT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SS_MULT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (SS_MULT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_US_MULT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (US_MULT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_DIV(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (DIV, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SS_DIV(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (SS_DIV, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_US_DIV(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (US_DIV, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_MOD(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (MOD, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UDIV(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UDIV, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UMOD(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UMOD, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_AND(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (AND, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_IOR(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (IOR, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_XOR(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (XOR, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_NOT(MODE, ARG0) \ |
| gen_rtx_fmt_e (NOT, (MODE), (ARG0)) |
| #define gen_rtx_ASHIFT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (ASHIFT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_ROTATE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (ROTATE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_ASHIFTRT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (ASHIFTRT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_LSHIFTRT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (LSHIFTRT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_ROTATERT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (ROTATERT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SMIN(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (SMIN, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SMAX(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (SMAX, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UMIN(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UMIN, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UMAX(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UMAX, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_PRE_DEC(MODE, ARG0) \ |
| gen_rtx_fmt_e (PRE_DEC, (MODE), (ARG0)) |
| #define gen_rtx_PRE_INC(MODE, ARG0) \ |
| gen_rtx_fmt_e (PRE_INC, (MODE), (ARG0)) |
| #define gen_rtx_POST_DEC(MODE, ARG0) \ |
| gen_rtx_fmt_e (POST_DEC, (MODE), (ARG0)) |
| #define gen_rtx_POST_INC(MODE, ARG0) \ |
| gen_rtx_fmt_e (POST_INC, (MODE), (ARG0)) |
| #define gen_rtx_PRE_MODIFY(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (PRE_MODIFY, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_POST_MODIFY(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (POST_MODIFY, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_NE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (NE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_EQ(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (EQ, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_GE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (GE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_GT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (GT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_LE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (LE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_LT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (LT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_GEU(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (GEU, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_GTU(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (GTU, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_LEU(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (LEU, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_LTU(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (LTU, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UNORDERED(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UNORDERED, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_ORDERED(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (ORDERED, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UNEQ(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UNEQ, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UNGE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UNGE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UNGT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UNGT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UNLE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UNLE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_UNLT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (UNLT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_LTGT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (LTGT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SIGN_EXTEND(MODE, ARG0) \ |
| gen_rtx_fmt_e (SIGN_EXTEND, (MODE), (ARG0)) |
| #define gen_rtx_ZERO_EXTEND(MODE, ARG0) \ |
| gen_rtx_fmt_e (ZERO_EXTEND, (MODE), (ARG0)) |
| #define gen_rtx_TRUNCATE(MODE, ARG0) \ |
| gen_rtx_fmt_e (TRUNCATE, (MODE), (ARG0)) |
| #define gen_rtx_FLOAT_EXTEND(MODE, ARG0) \ |
| gen_rtx_fmt_e (FLOAT_EXTEND, (MODE), (ARG0)) |
| #define gen_rtx_FLOAT_TRUNCATE(MODE, ARG0) \ |
| gen_rtx_fmt_e (FLOAT_TRUNCATE, (MODE), (ARG0)) |
| #define gen_rtx_FLOAT(MODE, ARG0) \ |
| gen_rtx_fmt_e (FLOAT, (MODE), (ARG0)) |
| #define gen_rtx_FIX(MODE, ARG0) \ |
| gen_rtx_fmt_e (FIX, (MODE), (ARG0)) |
| #define gen_rtx_UNSIGNED_FLOAT(MODE, ARG0) \ |
| gen_rtx_fmt_e (UNSIGNED_FLOAT, (MODE), (ARG0)) |
| #define gen_rtx_UNSIGNED_FIX(MODE, ARG0) \ |
| gen_rtx_fmt_e (UNSIGNED_FIX, (MODE), (ARG0)) |
| #define gen_rtx_FRACT_CONVERT(MODE, ARG0) \ |
| gen_rtx_fmt_e (FRACT_CONVERT, (MODE), (ARG0)) |
| #define gen_rtx_UNSIGNED_FRACT_CONVERT(MODE, ARG0) \ |
| gen_rtx_fmt_e (UNSIGNED_FRACT_CONVERT, (MODE), (ARG0)) |
| #define gen_rtx_SAT_FRACT(MODE, ARG0) \ |
| gen_rtx_fmt_e (SAT_FRACT, (MODE), (ARG0)) |
| #define gen_rtx_UNSIGNED_SAT_FRACT(MODE, ARG0) \ |
| gen_rtx_fmt_e (UNSIGNED_SAT_FRACT, (MODE), (ARG0)) |
| #define gen_rtx_ABS(MODE, ARG0) \ |
| gen_rtx_fmt_e (ABS, (MODE), (ARG0)) |
| #define gen_rtx_SQRT(MODE, ARG0) \ |
| gen_rtx_fmt_e (SQRT, (MODE), (ARG0)) |
| #define gen_rtx_BSWAP(MODE, ARG0) \ |
| gen_rtx_fmt_e (BSWAP, (MODE), (ARG0)) |
| #define gen_rtx_FFS(MODE, ARG0) \ |
| gen_rtx_fmt_e (FFS, (MODE), (ARG0)) |
| #define gen_rtx_CLZ(MODE, ARG0) \ |
| gen_rtx_fmt_e (CLZ, (MODE), (ARG0)) |
| #define gen_rtx_CTZ(MODE, ARG0) \ |
| gen_rtx_fmt_e (CTZ, (MODE), (ARG0)) |
| #define gen_rtx_POPCOUNT(MODE, ARG0) \ |
| gen_rtx_fmt_e (POPCOUNT, (MODE), (ARG0)) |
| #define gen_rtx_PARITY(MODE, ARG0) \ |
| gen_rtx_fmt_e (PARITY, (MODE), (ARG0)) |
| #define gen_rtx_SIGN_EXTRACT(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_eee (SIGN_EXTRACT, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_ZERO_EXTRACT(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_eee (ZERO_EXTRACT, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_HIGH(MODE, ARG0) \ |
| gen_rtx_fmt_e (HIGH, (MODE), (ARG0)) |
| #define gen_rtx_LO_SUM(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (LO_SUM, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_VEC_MERGE(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_eee (VEC_MERGE, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_VEC_SELECT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (VEC_SELECT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_VEC_CONCAT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (VEC_CONCAT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_VEC_DUPLICATE(MODE, ARG0) \ |
| gen_rtx_fmt_e (VEC_DUPLICATE, (MODE), (ARG0)) |
| #define gen_rtx_SS_PLUS(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (SS_PLUS, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_US_PLUS(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (US_PLUS, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SS_MINUS(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (SS_MINUS, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SS_NEG(MODE, ARG0) \ |
| gen_rtx_fmt_e (SS_NEG, (MODE), (ARG0)) |
| #define gen_rtx_US_NEG(MODE, ARG0) \ |
| gen_rtx_fmt_e (US_NEG, (MODE), (ARG0)) |
| #define gen_rtx_SS_ABS(MODE, ARG0) \ |
| gen_rtx_fmt_e (SS_ABS, (MODE), (ARG0)) |
| #define gen_rtx_SS_ASHIFT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (SS_ASHIFT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_US_ASHIFT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (US_ASHIFT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_US_MINUS(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ee (US_MINUS, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SS_TRUNCATE(MODE, ARG0) \ |
| gen_rtx_fmt_e (SS_TRUNCATE, (MODE), (ARG0)) |
| #define gen_rtx_US_TRUNCATE(MODE, ARG0) \ |
| gen_rtx_fmt_e (US_TRUNCATE, (MODE), (ARG0)) |
| #define gen_rtx_VAR_LOCATION(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_tei (VAR_LOCATION, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_INCLUDE(MODE, ARG0) \ |
| gen_rtx_fmt_s (INCLUDE, (MODE), (ARG0)) |
| #define gen_rtx_MATCH_OPERAND(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_iss (MATCH_OPERAND, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_MATCH_SCRATCH(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_is (MATCH_SCRATCH, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_MATCH_OPERATOR(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_isE (MATCH_OPERATOR, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_MATCH_PARALLEL(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_isE (MATCH_PARALLEL, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_MATCH_DUP(MODE, ARG0) \ |
| gen_rtx_fmt_i (MATCH_DUP, (MODE), (ARG0)) |
| #define gen_rtx_MATCH_OP_DUP(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_iE (MATCH_OP_DUP, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_MATCH_PAR_DUP(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_iE (MATCH_PAR_DUP, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_MATCH_CODE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ss (MATCH_CODE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_MATCH_TEST(MODE, ARG0) \ |
| gen_rtx_fmt_s (MATCH_TEST, (MODE), (ARG0)) |
| #define gen_rtx_DEFINE_EXPAND(MODE, ARG0, ARG1, ARG2, ARG3) \ |
| gen_rtx_fmt_sEss (DEFINE_EXPAND, (MODE), (ARG0), (ARG1), (ARG2), (ARG3)) |
| #define gen_rtx_DEFINE_DELAY(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_eE (DEFINE_DELAY, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_DEFINE_COND_EXEC(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_Ess (DEFINE_COND_EXEC, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_DEFINE_PREDICATE(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_ses (DEFINE_PREDICATE, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_DEFINE_SPECIAL_PREDICATE(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_ses (DEFINE_SPECIAL_PREDICATE, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_DEFINE_REGISTER_CONSTRAINT(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_sss (DEFINE_REGISTER_CONSTRAINT, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_DEFINE_CONSTRAINT(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_sse (DEFINE_CONSTRAINT, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_DEFINE_MEMORY_CONSTRAINT(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_sse (DEFINE_MEMORY_CONSTRAINT, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_DEFINE_ADDRESS_CONSTRAINT(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_sse (DEFINE_ADDRESS_CONSTRAINT, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_EXCLUSION_SET(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ss (EXCLUSION_SET, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_PRESENCE_SET(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ss (PRESENCE_SET, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_FINAL_PRESENCE_SET(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ss (FINAL_PRESENCE_SET, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_ABSENCE_SET(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ss (ABSENCE_SET, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_FINAL_ABSENCE_SET(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ss (FINAL_ABSENCE_SET, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_DEFINE_AUTOMATON(MODE, ARG0) \ |
| gen_rtx_fmt_s (DEFINE_AUTOMATON, (MODE), (ARG0)) |
| #define gen_rtx_AUTOMATA_OPTION(MODE, ARG0) \ |
| gen_rtx_fmt_s (AUTOMATA_OPTION, (MODE), (ARG0)) |
| #define gen_rtx_DEFINE_RESERVATION(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ss (DEFINE_RESERVATION, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_DEFINE_INSN_RESERVATION(MODE, ARG0, ARG1, ARG2, ARG3) \ |
| gen_rtx_fmt_sies (DEFINE_INSN_RESERVATION, (MODE), (ARG0), (ARG1), (ARG2), (ARG3)) |
| #define gen_rtx_DEFINE_ATTR(MODE, ARG0, ARG1, ARG2) \ |
| gen_rtx_fmt_sse (DEFINE_ATTR, (MODE), (ARG0), (ARG1), (ARG2)) |
| #define gen_rtx_ATTR(MODE, ARG0) \ |
| gen_rtx_fmt_s (ATTR, (MODE), (ARG0)) |
| #define gen_rtx_SET_ATTR(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ss (SET_ATTR, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_SET_ATTR_ALTERNATIVE(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_sE (SET_ATTR_ALTERNATIVE, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_EQ_ATTR(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ss (EQ_ATTR, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_EQ_ATTR_ALT(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_ii (EQ_ATTR_ALT, (MODE), (ARG0), (ARG1)) |
| #define gen_rtx_ATTR_FLAG(MODE, ARG0) \ |
| gen_rtx_fmt_s (ATTR_FLAG, (MODE), (ARG0)) |
| #define gen_rtx_COND(MODE, ARG0, ARG1) \ |
| gen_rtx_fmt_Ee (COND, (MODE), (ARG0), (ARG1)) |
| |
| #endif /* GCC_GENRTL_H */ |